SLP74AHC595含有某个8位串行输人,多处理机系统处理伤害的的换一种位置寄存器,可提拱某个8位D型随意调节寄存器,该随意调节寄存工具有多处理机系统处理的三态伤害的。偏移寄存器和存放寄存器都供应了单个的钟表。数据资料源在偏移寄存器钟表搜索(SHCLK)的正面换为上偏移。每寄存器中的数据资料源在存放寄存器钟表搜索(STCLK)的正面换为传上去输到存放寄存器。假若两个人钟表相连在同吃,偏移寄存器总爱在存放寄存器前排个钟表脉冲发生器。
移位寄存器具有用于级联的串行输入(DS)和串行标准输出(Q7S)。它还为所有8个移位寄存器阶段提供异步复位(活动低电平)。存储寄存器有8个并行的3状态总线驱动器输出。只要输出使能(OE)输入为LOW,存储寄存器中的数据就会出现在输出处。当输出使能(OE)输入高时,除Q7S外的所有输出都处于高阻抗状态。